IC phân kênh CD4052

0
1628

CD4052 là vi mạch 4 kênh kép có thể được sử dụng như bộ ghép kênh 4: 1 và bộ phân kênh 1: 4. Là một vi mạch theo chuẩn logic CMOS thuộc dòng mạch tích hợp CD4000. Có thể sử dụng vi mạch này trong ccá ứng dụng digital và analog.

Nói cách khác, nó hoạt động cho cả mức điện áp analog và digital. Hơn nữa, nó có thể được điều khiển thông qua tín hiệu điều khiển digital và cấp điện trở rất thấp ở trạng thái ON. Có các package 16 chân PDIP, CDIP, SOIC và TSSOP.

Sơ đồ chân CD4052

IC ghép kênh này có 16 chân. Sơ đồ chân dưới đây của CD4052.

Sơ đồ chân CD4052

Mô tả cấu hình chân

Số chân Tên chân Mô tả
11, 12, 14, 15 X0, X1, X2, X3  Các chân đầu vào của kênh x
1,2,4,5 Y0, Y1, Y2, Y3  Các chân đầu vào của kênh y
3, 13 Y, X Đầu ra cho kênh X và Y
6 INH (Enable pin) Để hoạt động bình thường, nó phải được mắc với mass.
7 Vee Chân cấp nguồn âm
8 GND Chân nối đất của mạch
9, 10 A, B Để chọn chân cho kênh 0, 1, 2, 3
16 Vdd Chân cấp nguồn dương

Nơi ứng dụng CD4052

CD4052 là IC ghép kênh / phân kênh vi sai 4 kênh kép có hai đầu vào điều khiển nhị phân A và B. Ở chế độ ghép kênh, nó lấy tín hiệu 4 đầu vào từ 4 kênh và xuất tín hiệu đầu ra ở X, Y, và có một đầu vào cho phép hoạt động (chân 6). Hai tín hiệu đầu vào nhị phân A và B có nhiệm vụ chọn kênh được cho phép.

Ở chế độ phân kênh, nó sẽ chỉ cần một đầu vào. Các chân A và B được chọn sẽ xác định đầu ra sẽ được gửi đến kênh 0, 1, 2 hoặc 3.

Chân 16 được kết nối với nguồn điện và Vee được kết nối với mass của mạch. Chân 6 chịu trách nhiệm cho phép hoặc vô hiệu hóa các kênh, khi được cấp với logic 0, các kênh được bật. Các kênh bị vô hiệu hóa bất kể có logic đầu vào khi chân 6 được cấp mức logic 1.

Bảng trạng thái CD4052

INH MỘT B CHỌN KÊNH
LOW (0) 0 0 0
0 LOW 1 0 1
LOW 0 1 2
0 1 1 3
1 X X Không có kênh

Cách sử dụng CD4052 làm bộ ghép kênh

Trong chế độ ghép kênh, nó có hai kênh X và Y. Mỗi kênh có bốn đầu vào X0 đến X3 cho kênh X và  từ Y0 đến Y3 cho kênh Y. Cả hai kênh đều có chân đầu ra X và Y tương ứng Các chân A,B sẽ xác định tín hiệu đầu vào nào sẽ được ghép tín hiệu ở đầu ra.

Như bạn thấy từ sơ đồ mạch này, chúng ta nhận được đầu ra ở các chân X và Y theo bảng trạng thái. Bạn cũng có thể mô phỏng lại trong proteus.

Như bạn có thể thấy chúng ta cấp tín hiệu logic 1 vào các chân A và B và bộ ghép kênh sẽ chọn đầu vào là X3 và Y3. Do đó, các tín hiệu đầu vào trên 2 chân này sẽ được xuất ra đầu ra tương ứng X và Y.

Cách sử dụng CD4052 làm bộ ghép kênh 

Ví dụ cho tín hiệu analog

Bộ phân kênh và ghép kênh này hoạt động hoàn hảo cho cả tín hiệu digital và tín hiệu analog. Bây giờ chúng ta sẽ xem một ví dụ về lựa chọn sử dụng tín hiệu analog thông qua bộ ghép kênh 4 × 1.

Chúng ta thiết kế một ví dụ bộ ghép kênh 4 × 1. CD4052 là IC phân kênh và ghép kênh 4 × 1. Nhưng ở đây chúng ta chỉ sử dụng bộ ghép kênh trong ví dụ này.

Chúng ta kết nối tín hiệu điện áp bốn cấp giá trị (Để giả lập tín hiệu analog) vào chân X0 đến X4. Và bạn có thể thấy điện áp analog tương ứng sẽ xuất ra đầu ra và vôn kế sẽ hiển thị giá trị điện áp này.

Ví dụ cho tín hiệu analog

Các đặc tính của CD4052

  • Là một vi mạch 4 kênh có thể được sử dụng như bộ ghép kênh và phân kênh
  • Hỗ trợ cả tín hiệu digital và analog. Dải điện áp của tín hiệu digital từ 3 V đến 20 V và analog là ≤20 V P-P.
  • Có tính năng ngắt trước khi thực hiện chuyển đổi chông chồng chéo tín hiệu.
  • Chip có bộ giải mã địa chỉ nhị phân.
  • Được kiểm tra 100% đạt dòng điện tĩnh ở 20 V
  • Độ trễ lan truyền ở 5V là 400ns.
  • Ở 18V, dòng điện đầu vào tối đa là 1 µA nằm trong dải nhiệt độ hoạt động cho phép. Ở 25 ° C có dòng điện là 100nA.
  • Điện áp hoạt động tối đa 20V.

Các ứng dụng CD4052

  • Ghép kênh và phân kênh analog và digital
  • Hệ thống truyền thông tin liên lạc để gửi nhiều tín hiệu cùng một lúc hoặc gửi một tín hiệu ra nhiều kênh
  • Trong các mạch để chuyển đổi tín hiệu Analog sang Digital và từ Digital sang Analogue
  • Thu thập tín hiệu
  • Các mạch chuyển mạng trong mạng điện thoại để gửi nhiều tín hiệu âm thanh trên một đường truyền
  • Mạch logic có thể lập trình
  • Bộ ALU (Arithmetic Logic Units) được kết nối với các thanh ghi bên trong bộ xử lý trung tâm (CPU) và IC này có thể được sử dụng để chọn thanh ghi lưu dữ liệu hoặc đọc dữ liệu từ thanh ghi
  • Bộ chuyển đổi tín hiệu nối tiếp sang tín hiệu song song

Sơ đồ 2D CD4052

Sơ đồ 2D CD4052

>>> Mời anh em xem thêm

Tôi là một người làm việc trong lĩnh vực cơ khí, thiết bị công nghiệp....Blog là nơi tôi chia sẻ thông tin hữu ích đến các bạn đọc.
Subscribe
Notify of
0 Bình luận
Inline Feedbacks
View all comments